Thư viện tri thức trực tuyến
Kho tài liệu với 50,000+ tài liệu học thuật
© 2023 Siêu thị PDF - Kho tài liệu học thuật hàng đầu Việt Nam

Chương 1 :Kiến trúc hệ VXL – MT doc
Nội dung xem thử
Mô tả chi tiết
P&I-Ch1:Architecture 1
Ch.1 Ki
ến trúc h
ệ VXL – MT
Ki
ến trúc thi
ết b
ị
h
ệ kinh
đ
i
ển, các h
ệ nhúng
Ki
ến trúc h
ệ máy tính ‘Hi Performance’ - desktop
Ho
ạt động c
ủa h
ệ th
ống.
P&I-Ch1:Architecture 2
1.1. Ki
ến trúc H
ệ VXL, Máy tính kinh
đ
i
ển – Embedded systems
1.1.1.
S
ơ đồ:
3 ph
ần:
- CS,
- Ngo
ại vi &
- Interface
P&I-Ch1:Architecture 3
1.1.1. a. Central Sub System – CS:
+ CPU: Central Processing Unit:
• Khái ni
ệm: Là b
ộ
đ
i
ều khi
ển trung tâm, th
ực hi
ện
công vi
ệc được giao đặt trong b
ộ nh
ớ chương trình
b
ằng cách th
ực hi
ện các phép x
ử lý lên các bi
ến nh
ị
phân và
đ
i
ều khi
ển thi
ết b
ị ngo
ại vi.
• Công vi
ệc bao g
ồm:
– Tìm l
ệnh, gi
ải mã l
ệnh, [tìm toán h
ạng, x
ử lý và c
ất k
ết
qu
ả],
– In/Out v
ới các port ki
ểu Interrupt và DMA để
đ
i
ều khi
ển
thi
ết b
ị ngo
ại vi.
P&I-Ch1:Architecture 4
¾Đặc tr
ưng – Specifications:
• Kích thước toán h
ạng (bit): 4, 8, 12, 16, 32, 64...
•
T
ốc độ
x
ử lý: Mips, clock multiplier,
• Ki
ến trúc:
– RISC (Reduced Instruction Set Computer)vs CISC (Complex
Instruction Set Computer),
– DSP – Digital Signal Processor,
– Micro Controller (All in one)
• Pinning/Signalling (Data/Address - Mux, Control bus,
IRQ, HRQ, RD/WR...),
• Register set,
• Instruction set – Addressing Modes,
• Power: Slow/ sleep/ power down modes
•
...